| Eln_Dig Curs 6: Parametrii circuitelor digitale – pa |
|------------------------------------------------------|
|------------------------------------------------------|

# 3. Etaje de ieșire specifice familiei TTL standard

- Schema bloc de principiu a unei porți logice realizate în tehnologie TTL este prezentată în figura 9.
- schema electrică a fiecărui bloc funcțional poate să difere puțin de la o subfamilie la alta însă rolul lor funcțional se păstrează în totalitate.
- Reamintim faptul că familia TTL, conține circuite electronice ce lucrează în regim de comutație.
- În regimul de comutație, fiecare tranzistor se comportă ca un comutator cu comandă electronică. În orice moment de timp el se poate afla în una din următoarele stări:
  - blocat = contact deschis,
  - saturat = contact închis.
- Deoarece tranzistoarele în regim de comutație se comport ca niște comutatoare, în figurile următoare, în schemele echivalente, tranzistoarele sunt înlocuite de comutatoare.



Fig.9. a) Schema bloc a unei porți realizată în tehnologie TTL; b) poartă NAND

## - Etajul de intrare

- este de regulă format dintr-un tranzistor multiemitor şi are rolul de a realiza funcţia logică a circuitului.
- trebuie să fie proiectat astfel încât să nu necesite curenți mari de comandă
- trebuie să asigure şi o protecție la eventualele tensiuni negative ce pot fi aplicate pe intrările circuitului logic;
- este singurul etaj introdus din motive logice, celelalte două sunt introduse din necesități electrice.

- **Etajul defazor** are rolul de a genera două semnale electrice în antifază ce sunt necesare pentru comanda corectă a etajului de ieșire.

#### Etajul de ieşire:

- trebuie să asigure nivelurile de tensiune corecte pentru fiecare stare logică a ieşirii.
- poate fi realizat în una din următoarele variante:
  - o **în contratimp** (etaj TOTEM POLE),
  - o cu ieşire în gol (OPEN COLLECTOR),
  - o **etaj THREE STATE** (TRISTATE).
- Aşadar, aceiaşi poartă logică, poate fi realizată din punct de vedere tehnologic în trei variante distincte, funcţie de etajul său final.
- O serie de proprietăți legate de interconectarea circuitelor logice sunt strâns legate de tipul etajului de ieşire. Din acest motiv, prezentăm pe scurt particularitățile fiecărui tip de etaj de iesire.

#### ♦ Etajul de ieşire în contratimp

- Etajul de ieşire în contratimp este etajul de ieşire standard pentru circuitele logice;
- Acest etaj mai este denumit și etaj TOTEM POLE;
- dacă în foile de catalog nu se fac referiri exprese la tipul etajului de ieşire, atunci, în mod implicit, acesta este de tip TOTEM POLE.
- În esență, un etaj în contratimp este format din două tranzistoare ce sunt conectate în serie între tensiunea de alimentare și masă (vezi fig. 10).
- Schema simplificată a unui astfel de etaj, în care tranzistoarele au fost înlocuite prin comutatoare se prezintă în figura 10.
- Funcționarea este următoarea:
  - Y se află în unu logic, numai dacă avem simultan K4 închis şi K3 deschis.
  - o Y se află în zero logic, dacă avem în acelasi timp K4 deschis și K3 închis.
  - Comanda de închidere/deschidere a comutatoarelor provine de la etajul defazor şi este concepută astfel încât cele două comutatoare să fie acţionate în contratimp.





Fig. 10. Etajul de ieşire TOTEM POLE; a) schema funcţională; b) aspecte nedorite ce apar la conectarea în paralel a ieşirilor de tip TOTEM-POLE

## Proprietățile (particularitățile) etajelor de ieșire în contratimp:

- Două sau mai multe ieşiri de acest tip nu pot fi conectate în paralel, deoarece apare o circulație de curent de valoare mare pentru cazul în care starea logică a ieşirilor este diferită. Această situație este prezentată în figura 10. b). Pentru aceste cazuri există riscul ca ambele circuitele sa se distrugă.
- O ieşire de acest tip nu trebuie niciodată conectată la masă, la Vcc, sau la oricare altă sursă de semnal deoarece există riscul distrugerii circuitului.
- De regulă, o ieşire de acest tip este utilizată pentru comanda altor intrări digitale. În cazuri extreme poate fi utilizată și pentru comanda unor sarcini rezistive dacă sunt corect alese.
- Asigură cu resurse interne nivelele de tensiune necesare pentru ambele stări logice;
- În regim staționar acest etaj prezintă un tranzistor blocat iar celălalt saturat.
- Impedanța de ieșire este de același ordin de mărime atât pentru "zero logic" (T3 saturat și T4 blocat), cât și pentru starea de "unu logic" (T3 blocat și T4 saturat).
- Tranzistoarele T3 și T4 se află simultan în conducție pentru un interval scurt de timp ce corespunde tranziției din "1" în "0" a ieșirii. Pe acest interval, curentul absorbit de circuit este mare și conexiunile de alimentare ale circuitului răspund preponderent inductiv, provocând o scădere a tensiunii de alimentare. Din acest motiv, lângă capsula circuitului integrat, între Vcc și masă, trebuie conectat un condensator de decuplare de cca. 10 nF;

## **♦ Etajul final cu ieşirea în gol (Open Collector)**

- Etajul final de tip "colector in gol", se obţine dintr-un etaj de ieşire în contratimp prin eliminarea repetorului pe emitor T4, rămâne tranzistorul T3 al cărui colector este conectat la ieşirea porţii (vezi figura 11).







Fig. 11. Etajul de ieşire open collector; a) schema funcţională; b) simbolul si modul de conectare a rezistenţei externe; c) efectul de AND cablat ce apare la conectarea în paralel a porţilor cu ieşire in gol pe o aceiaşi rezistenţă externă.

- Referitor la generarea stărilor logice de ieşire:
  - Acest etaj poate genera un bun "zero logic" (prin saturarea tranzistorului T3),
  - o circuitul nu poate asigura cu resurse interne nivelul de tensiune pentru "unu logic". Pentru unu logic, pe lângă blocarea lui T3, este necesară și o rezistență externă conectată între iesire si Vcc.
  - Aşadar, circuitul generează autoritar starea de "zero logic" şi este doar permisiv pentru starea de "unu logic".
  - Valoarea rezistenței externe se calculează în funcție de condițiile concrete de lucru ale porții.

### Proprietățile (particularitățile) ieșirilor de tip open collector:

- Funcționarea corectă a porții este posibilă doar în prezența rezistenței externe.
- Două sau mai multe ieşirile de acest tip pot fi conectate în paralel pe aceiaşi rezistenţă externă fără a exista riscul distrugerii circuitelor. Acest mod de lucru face ca nodul de conexiune să se comporte ca o poartă AND virtuală, denumită ŞI CABLAT, ale cărei intrări sunt chiar ieşirile porţilor concrete. Un exemplu de acest fel este prezentat în figura 11.c.
- O ieşire de acest tip poate fi utilizată pentru comanda unor sarcini ce operează la tensiuni de alimentare mai mari de 5V.
- Nivelul de "unu logic" este generat precar, prin intermediul rezistenței externe.
- Timpii de front pentru sarcini capacitive sunt inegali.
- Impedanțele de ieșire sunt net diferite pentru cele două stări logice.

#### **♦ Etajul de iesire TRISTATE**

- Ieșirea tristate prezintă:
  - Două stări logice: Low şi High;
  - O stare electrică denumită stare de înaltă impedanță, notată HiZ.
- Circuitele logice care prezintă această facilitate au o intrare suplimentară de comandă, denumită *ENABLE*, prin intermediul căreia se poate obţine starea *HiZ*.
- Starea *HiZ* înseamnă dezactivarea completă a ieşirii, lucru posibil prin blocarea simultană a celor două transistoare ale etajului final în contratimp.
- În starea de înaltă impedanță tensiunea de ieşire are valoarea fixată de potențialul care există pe linia de magistrală la care este cuplată ieşirea porții (acest potențial este forțat pe magistrală de către o altă poartă).
- O structură de inversor tristate este prezentată în figura 12 b).



Fig. 12. Poarta cu ieşire tristate: a) schemă de principiu; b) simbol, tabel de adevăr; c) exemplu de conectare în paralel a două inversoare cu ieşiri tristate

## Proprietățile (particularitățile) etajelor de ieșire tristate:

- Permite conectarea în același punct a mai multor ieșiri, cu condiția ca numai una să fie validată (activată), la un moment dat, vezi figura12.c.
- Asigură cu resurse proprii nivelele de tensiune pentru ambele stări logice.
- Circuitele prevăzute cu ieşiri tristate prezintă avantajul că se pot conecta uşor la magistralele de date sau adrese ale sistemelor cu microprocesoare.
- Oferă impedanțe mici la ieşire, și de același ordin de mărime, pentru ambele stări logice (ca la poarta TTL standard);
- Nu necesită rezistență externă ca în cazul etajelor open collector;
- In starea de înaltă impedanță, o ieșire tristate încarcă nesemnificativ circuitele cu care sunt conectate.
- Facilitatea de ieşire tristate este cerută pentru circuitele logice ce urmează să fie conectate la magistralele de date ale sistemelor cu microprocesoare.